20单选已知a=4’b1010,b=4’b1100,那么&(a&b)=. A.4’b1010 B
20单选已知a=4’b1010,b=4’b1100,那么&(a&b)=.

A.4’b1010

B.1’b0

C.1’b1

D.4’b1000

20单选下列VerilogHDL程序所描述电路功能是.module_4bit_cnt(CP,nCR,Q,Mod);inputCP,nCR,Mod;outputreg[3:0]Q;always@(posedgeCPornegedgenCR)if(~nCR)Q<=4’b0000;elseif(Mod==1)Q<=Q+1’b1;elseQ<=Q-1’b1;endmodule

A.具有异步清零功能的可逆计数器。Mod=0,递增计数,Mod=1,递减计数。

B.移位寄存器

C.并行寄存器

D.具有异步清零功能的可逆计数器。Mod=1,递增计数,Mod=0,递减计数。

20单选某同步时序电路的状态图如图所示。若电路的初始状态为A,则在输入序列01011011作用下的状态和输出相应序列分别为和。

A.ABABCABC,00000100

B.ABAABCAB,00000010

C.ABABCABA,00001000

D.ABCABABC,00010010

21单选用ROM实现无符号16位二进制数的加/减运算,要求有加/减模式控制、低位的进位输入以及进位输出。该ROM的地址线至少需要有根?数据线至少需要有根?

A.32,16

B.16,16

C.34,17

D.33,17

21单选用ROM实现两个3位二进制数相乘的乘法器时,存储器的容量至少需要位。

A.

B.

C.

D.

数字电子技术基础

华中科技大学

军职在线答案

大学网课

«
»

发表回复

您的电子邮箱地址不会被公开。 必填项已用 * 标注